Публикации по теме 'risc-v'


ORConf 2018 Воодушевляющий успех
Платформа PULP представляет гетерогенную исследовательскую платформу HERO – Джулиус Бакстер, директор Free and Open Source Silicon Foundation (FOSSi) Команда Parallel Ultra-Low Power Platform (PULP) официально представила последнюю разработку проекта: HERO, открытую гетерогенную исследовательскую платформу, основанную на многоядерном ускорителе RISC-V. Семинар по автоматизации проектирования с открытым исходным кодом (OSDA) запускает набор участников «HERO сочетает в себе..

Эль Коррео Либре Выпуск 45
Среда Test Bench Environment cocotb получила исправление ошибок 1.6.1 Октябрьский выпуск cocotb 1.6.0, последней на тот момент версии популярной среды тестового стенда косимуляции на основе сопрограмм для VHDL и Verilog RTL, принес с собой множество улучшений и новых функций — и одну досадную ошибку регрессии, которая проблема была решена в версии 1.6.1. Выпущенная ранее в этом месяце версия cocotb 1.6.1 имеет все те же функции, что и версия 1.6.0, включая новый C-to-Python..

Пять многообещающих технологий, за которыми стоит следить
Пять многообещающих технологий, за которыми стоит следить Примечательная технология, которая вдохновляет Помимо работы над кодом и оптимизации рабочих процессов DevOps, есть и другие области, не связанные с ИТ-работой, которые подпитывают мою страсть ко всем технологиям. Ниже приведены лишь несколько новых игрушек, которые привлекли мое внимание и воображение. Игры с искусственным интеллектом Помимо обычного противника с искусственным интеллектом, новая партия игр..

Примеры кода сборки RISC-V
Изучение кода на ассемблере RISC-V с помощью простых примеров и упражнений Многие примеры кода RISC-V сразу переходят к довольно сложным примерам кода. Я собираюсь начать медленно, приведя несколько очень простых примеров. Для правильного ознакомления с такими вещами, как регистры, условное ветвление и формат кода ассемблера, я советую прочитать: Сборка RISC-V для начинающих . Это обзорная история, но она не содержит так много примеров. Как и в первой статье, мы будем..

Kendryte KD233 - двухъядерный процессор RISC-V, разработанный для приложений искусственного интеллекта
На рынке есть несколько плат для разработки RISC-V (или скоро будут выпущены), которые используют архитектуру с открытым набором команд (ISA), в том числе платы для разработки SiFive HiFive и HiFive Unleashed и GreenWaves GAP8 . Мы можем добавить в этот список еще одну плату для разработки на основе RISC-V, представив KD233 SoC Кендрита, которая была разработана для машинного зрения и обучения. KD233 построен на базе двухъядерного процессора RISC-V Kendryte K210 и оснащен..

RISC V - ИНСТРУКЦИИ ПО ВЕКТОРАМ: уровень 1 (обобщенные основы)
В области процессоров и микросхем, где каждая компания пытается доминировать на рынке, как и вы, RISC V - своего рода новичок, пытающийся оставить свой след. (И все идет исключительно хорошо!) Хорошо для тех из вас, кто задается вопросом: «Что такое RISC V?» давайте сделаем небольшой тур. RISC V - это аппаратное обеспечение с открытым исходным кодом ISA (архитектура набора команд), основанное на установленных принципах RISC. Значение: они предоставили открытый доступ к наборам..